Questo sito utilizza cookie di terze parti per inviarti pubblicità in linea con le tue preferenze. Se vuoi saperne di più clicca QUI 
Chiudendo questo banner, scorrendo questa pagina, cliccando su un link o proseguendo la navigazione in altra maniera, acconsenti all'uso dei cookie. OK

Trasferimento dati a 2.4 Gb/s in standard differenziale

L'anteprima di questa tesi è scaricabile in PDF gratuitamente.
Per scaricare il file PDF è necessario essere iscritto a Tesionline.
L'iscrizione non comporta alcun costo. Mostra/Nascondi contenuto.

Prefazione XII Prefazione Scopo del presente lavoro di tesi, sviluppato in collaborazione con il CO.RI.S.T.A. (COnsorzio di RIcerca su Sistemi di Telesensori Avanzati) per essere utilizzato in ambito aeronautico, è la realizzazione di un’interfaccia tra il convertitore analogico/digitale MAX104 (Maxim) e la FPGA Virtex-II (Xilinx), utilizzando le rispettive demo-board. I parametri di progetto preve- dono l’acquisizione, da parte dell’ADC, di 8000 campioni di un segnale, ed il loro successivo trasferimento in un’opportuna struttura di memorizzazione, realizzata sulla FPGA; tali trasferimenti avvengono a 2.4 Gb/s. Il trasferimento dei campioni acquisiti è stato effettuato in standard LVPECL (Low Voltage Positive Emitter Coupled Logic), essendo questo l’unico standard supportato in uscita dalla Evaluation Board dell’ADC. I da- ti, memorizzati sulla FPGA, vengono riportati in uscita da questa allo scopo di verificarne l’integrità. Questo secondo trasferimento è stato realizzato in standard LVDS (Low Voltage Differential Signaling), che presenta caratte- ristiche migliori rispetto al LVPECL in termini di velocità di commutazione, affidabilità e potenza dissipata. Il sistema realizzato sulla FPGA è costituito da buffer differenziali (ne- cessari a convertire il segnale differenziale in uno single-ended, utilizzabile all’interno di altri sistemi), una struttura FIFO (atta a memorizzare i cam- pioni in ingresso) ed una RAM (per consentire il trasferimento dei dati verso l’uscita e per liberare velocemente le locazioni della FIFO). In una prima fase si è realizzato il trasferimento dei dati tra due FPGA identiche, in modo da effettuare una serie di test sul sistema senza sottosta- re ai vincoli del convertitore analogico/digitale; per simularne il comporta- mento si è allora realizzato un generatore di segnali pseudo-casuali, imple- mentato sulla prima FPGA. Sulla seconda FPGA è stato implementato il si-

Anteprima della Tesi di Stefano Infante

Anteprima della tesi: Trasferimento dati a 2.4 Gb/s in standard differenziale, Pagina 1

Tesi di Laurea

Facoltà: Ingegneria

Autore: Stefano Infante Contatta »

Composta da 196 pagine.

 

Questa tesi ha raggiunto 1707 click dal 18/11/2004.

 

Consultata integralmente 3 volte.

Disponibile in PDF, la consultazione è esclusivamente in formato digitale.