Questo sito utilizza cookie di terze parti per inviarti pubblicità in linea con le tue preferenze. Se vuoi saperne di più clicca QUI 
Chiudendo questo banner, scorrendo questa pagina, cliccando su un link o proseguendo la navigazione in altra maniera, acconsenti all'uso dei cookie. OK

Trasferimento dati a 2.4 Gb/s in standard differenziale

L'anteprima di questa tesi è scaricabile in PDF gratuitamente.
Per scaricare il file PDF è necessario essere iscritto a Tesionline.
L'iscrizione non comporta alcun costo. Mostra/Nascondi contenuto.

Capitolo 2 – Descrizione dei sistemi 8 ξ una porta seriale RS-232; ξ due ingressi di programmazione (SelectMAP e JTAG) ξ due interfacce a 16 bit differenziali (più la massa), una delle quali con resistori di terminazione da 101 Ω, utili per il trasferimento dati; ξ due interfacce a 5 bit differenziali (più la massa), una delle quali con re- sistori di terminazione da 101 Ω, utili per il trasferimento di segnali di controllo e del clock. La Figura 2.3 mostra la V2MB1000 Development Board. 2.1.3 Il software di progettazione Il software utilizzato per la progettazione della FPGA è Xilinx ISE (In- tegrated Software Environment) Foundation versione 5.2.03i, aggiornato al Service Pack 3. Il pacchetto ISE Foundation comprende: ξ Project Navigator: è l’interfaccia principale del software, dalla quale si accede a tutti i componenti; ξ XST (Xilinx Synthesis Technology): è il sintetizzatore VHDL di Xi- Figura 2.3 – La V2MB1000 Development Board

Anteprima della Tesi di Stefano Infante

Anteprima della tesi: Trasferimento dati a 2.4 Gb/s in standard differenziale, Pagina 10

Tesi di Laurea

Facoltà: Ingegneria

Autore: Stefano Infante Contatta »

Composta da 196 pagine.

 

Questa tesi ha raggiunto 1707 click dal 18/11/2004.

 

Consultata integralmente 3 volte.

Disponibile in PDF, la consultazione è esclusivamente in formato digitale.